통지

Rita의 통지

카지노 가입 머니가 장착 된 보드 설계 및 개발 세미나 (2013 년 17 월 12 일 개최)
2013/11/11

개요

우리는 상용 방송 장비, 보안, 의료 응용 프로그램 및 기타 응용 프로그램의 하드웨어 개발자를위한 카지노 가입 머니 장치를 사용하여 보드를 원활하게 개발하기위한 설계 및 평가 방법에 대한 정보를 제공합니다. 우리는 당신이 바쁘다는 것을 알고 있지만, 우리는 당신이 와서 서둘러 우리를 방문하도록 요청합니다.

조직자

Aika Kogyo Co., Ltd.

Agilent Technology Co., Ltd.

협력

Semtec Japan

날짜와 시간

2013 년 12 월 17 일 화요일, 13 : 00-17 : 00 (리셉션은 12:30에 시작)

장소

Agilent Technology Co., Ltd. Shibaura 사무실

강의 수수료

무료 (사전 등록 필수)

적용

Agilent 기술에는 다음 URL을 사용하십시오.

http://www.agilent.co.jp/find/카지노 가입 머니-1

*우리는 같은 산업이나 개인의 다른 회사의 명령을 수락하지 않을 수 있습니다. 이를 포함하여 위의 URL에 명시된 조건을 인정 한 후 신청하십시오.

프로그램 1

13 : 00-13 : 50 세션 1

"카지노 가입 머니 물리적 계층 표준, 장치, 설계 규칙"
SEMTEC Japan Jenham 제품 그룹 Kasai Moto Pattern

SMPTE 사양에 따라 카지노 가입 머니 용 제품 설계에 대한 다양한 요구 사항이 있습니다. 이 세션은 보드 설계에 중점을두고 측정 데이터와 함께 원래의 목적, 이전 설계 방법 및주의 사항을 설명합니다.

13 : 50-14 : 05 REST/제품 디스플레이

14 : 05-14 : 55 세션 2

"카지노 가입 머니 반환 손실 표준을 충족하기위한 기본 설계 방법"
Aika Kogyo Co., Ltd. 이사회 제품 개발 그룹 Motogi Hiroyuki

카지노 가입 머니 장치가있는 보드를 개발할 때 SMPTE-424M의 리턴 손실 표준을 충족하는 것은 종종 어려운 일이므로 부드럽게 진행하려면 해당 패턴 설계 및 시뮬레이션 방법이 필요합니다. 이 방법을 개발하기 위해 Semtech Japan의 협력, 우리가 제공하는 결과 및 카지노 가입 머니 반환 손실 표준을 충족하기 위해 제공하는 제품을 회사에서 설치 한 카지노 가입 머니 장치의 실제 평가를 포함하여 개발에 유용한 정보를 제공합니다.

14 : 55-15 : 25 세션 3

"신호 품질을 보장하고 카지노 가입 머니 장착 보드의 방사선 노이즈 억제 방법"
Aika Kogyo Co., Ltd. 이사회 제품 개발 그룹 ikeda satoshi

대부분의 경우 카지노 가입 머니뿐만 아니라 DDR3-DRAM과 같은 고속 I/O가있는 고속 LSI에는 안정적인 작동 및 노이즈 대책이 장착 될 수 있습니다. 메모리 버스 및 직렬 인터페이스의 신호 품질 보장, LSI 작동 중 전원 공급 전압을 안정화하고 방사선 노이즈를 억제하고 이와 관련된 제품을 설명하는 등 이러한 문제를 해결하는 데 유용한 정보를 설명합니다.

프로그램 2

15 : 25-15 : 40 REST 및 제품 디스플레이

15 : 40-16 : 30 세션 4

"작동 조건에서 장치의 S11 측정 및 설계/디버그 방법"
Agilent Technology Co., Ltd. 전자 측정 본부
응용 프로그램 엔지니어링 부서 Aoki Hideki

디지털 신호 속도가 증가함에 따라 장치와 전송 경로 사이의 불일치로 인한 다중 반사의 영향이 분명해졌으며, 현재까지 측정하기 어려운 작동 조건에서 장치의 특성을 측정해야 할 필요성이 증가하고 있습니다. 이 세션에서는 작동중인 장치의 S11 측정을 소개하고 S11 데이터를 시뮬레이터에 적응시키고 디버깅 예제를 소개하는 분석 방법을 설명합니다.

16 : 30-17 : 00 세션 5

"카지노 가입 머니 인터페이스를위한 물리적 레이어 디버깅 기술"
Agilent Technology Co., Ltd. 전자 측정 본부

우리는 카지노 가입 머니의 입력/출력 부분의 파형 품질을 측정하는 과정에서 문제를 분리하는 데 도움이되는 측정 기기를 사용하는 방법을 설명하고 FPGA 및 DDR 메모리와 같은 전체 회로 내에서 중요한 처리를 수행하는 주요 블록의 작동을 확인합니다. 오실로스코프, FPGA/DDR 분석기 및 측정 기기로서 신호 생성에 중점을 둘 것입니다.

17 : 00-17 : 30 제품 디스플레이

연락처 정보

Tanaka Akihiro, 전자 회사 보드 제품 개발 그룹 책임자

전화 03-5912-2855

이메일akihiro.tanaka@aica.co.jp

페이지 상단으로 돌아 가기