General Printed Circuit Board Manufacturer기술 문서DC 바이어스 중 커패시터의 용량 감소 및 Rita Electronics Co., Ltd.
일반적으로, 다층 세라믹 커패시터의 커패시턴스 (이하 커패시턴스 또는 C)는 직접 전류 전압이 적용될 때 감소합니다 (DC 바이어스). 커패시턴스 C가 감소함에 따라, 전원 공급 장치 시스템에서 LSI의 전원 공급 장치 터미널에서 볼 수있는 임피던스 (Z11)가 증가한다.
이번에는 DC 바이어스에서 Z11의 실제 측정 및 시뮬레이션을 수행했으며 DC 바이어스 및 동적 모델의 효과로 인해 Z11의 변화를 확인하므로보고합니다.
first, siwave에서 동적 모델의 효과를 확인하려면 입력 임피던스 (Z11)의 실제 측정 및 시뮬레이션은 그림 1에 표시된 전원 공급 장치 GND 솔리드 사설 카지노를 사용하여 수행됩니다.
그림 1 : 실제 측정을위한 비교 사설 카지노
그림 1 : 실제 측정을위한 비교 사설 카지노
실제 측정 장면은 그림 2에 나와 있습니다.
그림 2 Z11 실제 측정 풍경
그림 2 Z11 실제 측정 풍경
②next, DC 바이어스 특성을 고려하여 동적 모델을 사용한 시뮬레이션의 비교 및 DC 바이어스 특성을 고려하지 않는 S- 파라미터를 사용한 시뮬레이션을 사용하여 실제 제품과 LPDDR4-SDRAM이 장착 된 사설 카지노를 사용하여 검증되었습니다.
그림 3은 1005 크기 4.7μf 커패시터 장착 된 사설 카지노에서 Z11의 실제 측정 및 시뮬레이션 결과를 보여줍니다. 적용된 전압의 증가에 따라 Z11이 상승하는 경향 (커패시턴스 감소)은 잘 일치하며 시뮬레이션 모델은 합리적입니다.
그림 3 커패시터의 DC 바이어스 특성 (Z11 측정 및 SIM과 비교)
그림 3 커패시터의 DC 바이어스 특성 (Z11 측정 및 SIM과 비교)
그림 4는 제품을위한 고속 CPU의 핵심 전원 공급 장치의 Z11 시뮬레이션 결과를 보여줍니다. 전압은 0.8V에서 낮기 때문에 DC 바이어스 특성으로 인한 커패시턴스 감소의 효과는 작았습니다.
그림 4 Z11 CPU 코어 전원 공급 장치에 대한 시뮬레이션 결과
그림 4 Z11 CPU 코어 전원에 대한 시뮬레이션 결과
이 평가위원회의 사양, 평가 방법 및 평가 결과와 같은 자세한 정보를 원하시면 아래 다운로드 페이지에서 회원으로 등록하십시오.
[예제 다운로드 자료]
모두 등70테마